Curso a distancia de Diseño de circuitos digitales con VHDL
Joan Oliver
Programa del curso
A través de las siguientes páginas se presenta un curso práctico de modelado usando VHDL con especial incidencia en el uso de un programa de simulación para comprobar el correcto funcionamiento del código VHDL generado. No se trata de un curso de profundización en VHDL sinó de un curso práctico que permite diseñar cualquier modelo utilizando VHDL
El curso conviene seguirlo de forma secuencial a través de los distintos capítulos que se describen a continuación. El capítulo 0 es una guía para la instalación del lenguaje de simulación utilizado a lo largo del curso. En caso de utilizar otro lenguaje para la simulación, se recomienda repasar este capítulo para usar y comprender una metodología de trabajo básica y ágil que facilita el trabajo de entrada de vectores de test y comprobación del modelo creado
El lenguaje VHDL y su aplicación al diseño de sistemas digitales se introduce de forma gradual a partir a partir del capítulo 1. Prácticamente todos los capítulos proponen la realización de ejercicios que se recomienda sean comprobados utilizando el simulador. Es interesante el capítulo 6 que profundiza en la forma cómo pueden crearse patrones de verificación del modelo creado. La comprobación de un modelo en algunas herramientas puede llegar a ser bastante tediosa a menos que se cree un código especial para comprobar el modelo acabado de crear
Finalmente se presenta la creación de una IP (Intellectual Property) simple como ejemplo de un diseño ya más complejo
Evidentemente, las siguientes páginas presentan sólo una parte del total del lenguaje VHDL. Sin embargo, a partir de ellas puede s
0. Metodología de modelado y simulación con VHDL (usando Modelsim como herramienta de trabajo)
1. Modelización de sistemas digitales en VHDL
6. VHDL para modelado y verificación
Cualquier detalle, corrección sobre los apuntes o consulta que se desee hacer será bienvenido en